Soyez vous-même.
Devenez qui vous voulez.
Acteur mondial de l’ingénierie, de la technologie et du conseil, Expleo accompagne des entreprises reconnues dans leur innovation afin d’accélérer leur réussite.
Nous nous appuyons sur plus de 40 ans d’expérience dans le développement de produits complexes, l’optimisation des processus de fabrication et la performance des systèmes d’information. Notre expérience sectorielle nous permet d’apporter à nos clients une expertise approfondie propre à stimuler l’innovation à chaque étape de la chaîne de valeur. Le groupe réalise un chiffre d’affaires annuel de plus d’un milliard d’euros.
Expleo est un groupe responsable qui s’engage à placer l’éthique et la diversité au centre de ses pratiques, ainsi qu’à œuvrer pour une société plus durable et plus sûre.
Chez Expleo, épanouissez-vous au cœur d’une communauté de 19 000 collaborateurs hautement qualifiés qui fournissent des solutions à forte valeur ajoutée dans 30 pays.
A compétences égales, une attention particulière sera accordée aux candidatures des travailleurs handicapés et autres bénéficiaires de l'obligation d'emploi de l'article L. 5212-2 du code du travail. »
Intégré à nos équipes, vous réaliserez diverses missions de conseil et d’accompagnement auprès de nos clients.
Pourquoi nous rejoindre ?
Quel est votre projet ?
Dans le cadre de nos activités de recherche et développement (R&D), nous recherchons un étudiant en Master pour un stage d'Ingénieur Stagiaire en Électronique Numérique et FPGA. Vous serez amené à travailler sur le développement d'un modem (émetteur/récepteur) pour les communications par Courant Porteur en Ligne (CPL).
Vous participerez à l’implémentation et à l’optimisation d’une chaîne complète d’encodage et de décodage en utilisant des algorithmes de codage avancés, notamment les Turbo Codes. L’objectif principal sera d’optimiser les blocs calculatoires pour accroître leur performance, en vue d’une implémentation accélérée sur FPGA. La plateforme matérielle retenue pour ce projet est la carte FPGA Red Pitaya.
Votre rôle dans ce projet :
Sous la supervision d'un tuteur, vous aurez pour responsabilités :
Objectifs du stage :
L’objectif final de ce stage sera de finaliser l'implémentation en cascade des blocs VHDL d’encodage et de décodage, et de valider leur bon fonctionnement sur une plateforme FPGA. Cela inclura une étude approfondie des contraintes de placement, de routage, ainsi que du timing pour garantir une optimisation efficace de la performance du système.
Ce stage vous offrira une immersion complète dans un environnement technique stimulant et vous permettra de développer vos compétences en conception et optimisation d'algorithmes sur FPGA.
Qui êtes-vous ?
De formation Bac +5 (Master 2 ou 5ème année d’ingénieur) en électronique embarquée, télécoms ou instrumentation
Vos qualités ?
Exemple :
Autonome, rigoureux, vous possédez d’un excellent esprit d'analyse et de synthèse, de bonnes capacités de rédaction et vous aimez travailler en équipe. Votre esprit d'initiative et votre force de proposition seront des atouts indéniables. Vous êtes agile et polyvalent sur les missions qui seront proposées.
Vos compétences ?
Vous disposez d'un bon niveau d'anglais et de fortes capacités d'analyses, de synthèse et d'adaptation.
Langues : anglais B2
Compétences particulières : FPGA